На бирже курсовых и дипломных проектов можно найти образцы готовых работ или получить помощь в написании уникальных курсовых работ, дипломов, лабораторных работ, контрольных работ, диссертаций, рефератов. Так же вы мажете самостоятельно повысить уникальность своей работы для прохождения проверки на плагиат всего за несколько минут.

ЛИЧНЫЙ КАБИНЕТ 

 

Здравствуйте гость!

 

Логин:

Пароль:

 

Запомнить

 

 

Забыли пароль? Регистрация

Повышение уникальности

Предлагаем нашим посетителям воспользоваться бесплатным программным обеспечением «StudentHelp», которое позволит вам всего за несколько минут, выполнить повышение уникальности любого файла в формате MS Word. После такого повышения уникальности, ваша работа легко пройдете проверку в системах антиплагиат вуз, antiplagiat.ru, etxt.ru или advego.ru. Программа «StudentHelp» работает по уникальной технологии и при повышении уникальности не вставляет в текст скрытых символов, и даже если препод скопирует текст в блокнот – не увидит ни каких отличий от текста в Word файле.

Результат поиска


Наименование:


курсовая работа Исследование элементов

Информация:

Тип работы: курсовая работа. Добавлен: 19.05.2012. Сдан: 2011. Страниц: 11. Уникальность по antiplagiat.ru: < 30%

Описание (план):


 

ОГЛАВЛЕНИЕ. 
 
 
 
 
 
 
 
 
 
 


ВВЕДЕНИЕ.
    Цель  данной работы состоит в том, чтобы  исследовать элементы цифровой схемотехники.
    Задача  состоит в том, чтобы изучить  базовые логические элементы интегрально-инжекционной логики (И2Л). Найти сведения о счетчиках, изучить принцип их действия и построения. На основе найденных и изученных данных о счетчиках, разработать суммирующий счетчик на JK-триггерах с модулем счета 64. Изучить принцип построения преобразователя кодов и разработать его модель, имеющую на входе двухэлементный код, а на выходе пяти элементный код. 

       
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

      
      ИНТЕГРАЛЬНЫЕ ИНЖЕКЦИОННЫЕ ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ [И2Л]
    Тенденция постоянного роста уровня интеграции БИС связана с решением следующих  основных задач: обеспечение низкой мощности потребления, повышение быстродействия БИС, сокращение числа операций технологического цикла их изготовления. Требования по быстродействию и мощности рассеяния принципиально несовместимы. Незначительный резерв для решения этих двух задач, заключавшийся в оптимизации параметров известных схем и позволявший обеспечить максимальное быстродействие при заданной мощности рассеяния, был практически исчерпан к концу 60-х годов. До начала 70-х годов МДП-технология по своим свойствам настолько лучше подходила для построения БИС, что даже невысокое быстродействие МДП-схем было вполне приемлемым и допустимым. Причины отставания технологии биполярных БИС были связаны с традиционным схемотехническим и конструктивным подходом к проектированию схем: применение высокоомных резисторов для снижения мощности потребления, что, в свою очередь, резко увеличивало используемую площадь подложки и постоянные времени схем; использование значительной части подложки для изоляции компонентов схем.
    Низкая  эксплуатационная надежность БИС на МДП-схемах, постоянно растущие требования по быстродействию БИС заставляли разработчиков интегральных схем искать пути по созданию БИС на биполярных приборах, так как вне конкретных схем биполярный транзистор представляет собой намного лучший цифровой прибор, чем МДП-транзистор. Наиболее полно это преимущество проявляется при рассмотрении соответствующих величин произведения мощность ? задержка.
    
    Новым и чрезвычайно перспективным  направлением в области развития биполярных БИС явились разработанные почти одновременно специалистами фирм «Philips» и «IBM» интегральные инжекционные логические схемы (элементы И2Л-типа), иногда называемые совмещенной транзисторной логикой (СТЛ) или схемами с инжекционным питанием.
    Происхождение базового элемента И2Л-типа и принцип его работы наиболее удобно объяснить, разобрав работу известной транзисторной схемы ТЛНС-типа с непосредственными связями рис. I. 1. 
 

    Рис. I. 1. Первый этап получения элемента И2Л-типа из элементов ТЛНС-типа. 

    Если транзисторы с электрически соединенными базами объединить в одной области и отнести к ней и резистор R, то получится схема, показанная на рис. I. 2. 

    Рис. I. 2. Второй этап получения элемента И2Л-типа из элементов ТЛНС-типа.
    
      Заменим теперь резистор R активным генератором тока Гт, а транзисторы с электрически соединенными базами — одним многоколлекторным транзистором (последнее можно сделать, так как все транзисторы в элементах ТЛНС-типа имеют общий заземленный эмиттер). Полученная схема базового элемента И2Л-типа приведена на рис. I. 3. 

    Рис. I. 3. Базовый элемент И2Л-типа. 

      Генератором тока в базовом элементе может служить транзистор р-п-р-типа, показанный на рис. I. 4.  

          Рис. I. 4. Транзистор р-п-р-типа.  

    Ток задается с помощью инжекции неосновных носителей в эмиттерную область транзистора n-p-n-типа. Именно способ задания базового тока в переключаемый транзистор n-p-n-типа с помощью инжекции неосновных носителей в область эмиттерного перехода и явился причиной того, что данная схема стала называться интегральной инжекционной логической схемой.
    
    В первых реальных образцах элементов  И2Л-типа разработчики использовали инжекцию неосновных носителей с помощью света. В логических схемах, выполненных на элементах И2Л-типа, инжектор, которым является эмиттер транзистора р-п-р-типа, соединяется с источником питания через резистор Rи, сопротивление которого обеспечивает необходимый ток. Как правило, инжектор является общим для всех вентилей, из которых состоит логическая схема.
    Из  рис. I. 4 видно, что база транзистора n-p-n-типа является одновременно коллектором транзистора р-п-р-типа (генератора тока), а база транзистора р-п-р-типа — эмиттером транзистора n-p-n-типа. Структура базового элемента И2Л-типа представлена на рис. I. 5, откуда видно, что на кремниевой пластине весь базовый элемент размещается на площади, обычно занимаемой одним многоэмиттерным транзистором стандартного элемента ТТЛ-типа.  

    Рис. I. 5. Базовый элемент И2Л-типа. 

    На  рис. I. 5 стрелками обозначены структуры горизонтального транзистора р-п-р-типа и вертикального транзистора n-p-n-типа. Для последнего площади коллекторов меньше площади эмиттера, т. е. транзистор работает в инверсном включении. Это в значительной степени определяет технологию изготовления элементов И2Л-типа и создает основные трудности при их реализации. Например, для увеличения быстродействия вентиля нельзя использовать легирование золотом, так как оно уменьшает инверсный коэффициент усиления по току транзисторов.
    Итак, принципы, на которых основано конструктивное и схемное отличие элементов И2Л-типа от типовых биполярных схем, заключаются в следующем:
    используется совмещение электрически связанных однородных областей полупроводника в одном кристалле;
    
    традиционный  способ питания цепей базы и коллектора транзисторов через резисторы заменен непосредственным введением избыточных подвижных носителей зарядов в базу переключаемых транзисторов.
    Существенным  преимуществом И2Л-элементов является то, что схема, выполненная на них, может работать в широком диапазоне токов (10-8—10-3 А). Это позволяет изменять ее рабочую частоту простым изменением тока инжектора и значительно (на четыре-пять порядков) уменьшать ток в схеме без нарушения ее логического состояния в тех случаях, когда она не работает в предельном частотном режиме или вообще должна находиться в нерабочем состоянии.
    Инжекционные  логические схемы способны работать при сверхмалых токах (1 нА), в связи  с чем возникает проблема токовой совместимости с другими логическими элементами, например ТТЛ-типа. Базовая схема И2Л-типа (рис. I. 3) может быть использована в качестве усилителя тока, если принять во внимание то обстоятельство, что выходной ток открытого вентиля пропорционален в широком диапазоне площади его коллекторной n+-области. Поэтому получить усиление тока можно с помощью каскадирования элементов И2Л-типа с соответствующим увеличением площади коллекторов от каскада к каскаду (рис. I. 6). 

    Рис. I. 6. Схема усилителя тока на элементах И2Л-типа (а) и его топология (б)
         
      Этот принцип широко используется  для построения преобразователей уровней, а также цифроаналоговых преобразователей.
    Элемент И2Л-типа характеризуется входной, передаточной и выходной характеристиками. Выходная цепь элемента и соответствующая ей выходная характеристика приведены соответственно на рис. I. 7 и I. 8.  

    Рис. I. 7. Выходные цепи схем на элементах И2Л-типа.
      

    Рис. I. 8. Выходная характеристика выходных цепей схем на элементах И2Л-типа. 

    Входная внешняя цепь, т. е. цепь, на которую  поступают сигналы от других элементов, должна выполняться с учетом совместимости входных и выходных сигналов. Это требование удовлетворяют элементы ТТЛ-типа, поэтому на рис. I. 9 приведена одна из возможных схем входной внешней цепи элемента И2Л-типа, согласованная с уровнями ТТЛ.
      

    Рис. I. 9. Входные цепи схем на элементах И2Л-типа. 

    Входная характеристика этой цепи приведена на рис. I. 10.
     
Рис. I. 10. Входная характеристика входных цепей схем на элементах И2Л-типа.
 

    Входная характеристика собственно базового элемента И2Л-типа (рис. I. 11) представлена на рис. I. 12 откуда видно, что , а логический перепад составляет около 0,6 В. Передаточная характеристика базового элемента И2Л-типа напоминает аналогичную характеристику нагруженного элемента ТЛНС-типа.
      

    Рис. I. 11. Схема базового элемента И2Л-типа. 

    Рис. I. 12. Входная характеристика схемы базового элемента И2Л-типа.
     
    Рассмотрим  реализацию простейших логических операций на элементах И2Л-типа и методы проектирования сложных логических схем.
    Элементарная  логическая операция НЕ легко реализуется на одноколлекторном базовом элементе И2Л-типа (рис. I. 13). 

    Рис. I. 13. Одноколлекторный базовый элемент И2Л-типа. 

      На рис. I. 14 показана топология   инвертора, а на рис. I. 15 - его обозначение.
         
    Рис. I. 14. Топология   инвертора. 
 

    Рис. I. 15. Обозначение инвертора. 

    Отличительной особенностью элемента И2Л-типа по сравнению с исходной схемой ТЛНС-типа является то, что с целью устранения эффекта перехвата базового тока, который имеет место в схемах ТЛНС-типа, в элементах И2Л-типа каждый переключающийся транзистор питается от индивидуального источника тока в цепи его базы, а проблема равномерного распределения выходного сигнала между «параллельно» включенными нагрузками решается с  помощью многоколлекторного транзистора, причем каждый коллектор в элементе И2Л-типа рассматривается как независимый источник выходного сигнала.
    Наличие нескольких коллекторов позволяет  получить развязанные логические выходы для одной ключевой схемы, что существенно облегчает задачу построения сложной логической схемы.  

    Рис. I. 16. Схема НЕ. 

    Так, на рис. I. 16 приведена схема НЕ, к которой    подключены три нагрузки, на рис. I. 17 показана ее топология, а на рис. I. 18 условное обозначение
      

    Рис. I. 17. Топология схемы НЕ.
     
Рис. I. 18. Условное обозначение схемы НЕ.
 

    Обозначение инвертора с тремя нагрузками для элемента И2Л-типа отличается от обозначения любого другого стандартного инвертора (рис. I. 19). 
 

    Рис. I. 19. Условное обозначение инвертора с тремя нагрузками для элемента И2Л-типа. 

    Логическая  схема ИЛИ —НЕ  (рис. I. 20) является основной при создании более сложных цифровых схем.
    
      
 

    Рис. I. 20. Схемы ИЛИ —НЕ и ИЛИ на элементах И2Л-типа и их топология. 
    Логическая  схема И на любое число входов реализуется без использования  транзисторов, если входные логические сигналы поступают с коллекторов транзисторов (часть схемы рис. I. 21, а, выделенная жирными линиями).  

    Рис. I. 21. Схемы И и И — НЕ на элементах И2Л-типа и их топология
    
    Так как входы схемы И в данном случае не развязаны от ее выхода, то при построении логических цепей надо следить за тем, чтобы входы различных нагрузок подключались к разным объединенным коллекторам. Если входные сигналы поступают от внешних схем, функцию И осуществить значительно сложнее, так как необходима электрическая развязка входов. Функции И и И — НЕ для двух переменных реализуются на трех одноколлекторных и двух двухколлекторных транзисторах (рис. I. 21).
    Схемы, содержащие ячейки двухступенчатой  логики (И — ИЛИ, И — ИДИ  — НЕ и т. п.), не реализуются в  виде базовых вентилей в схемах с инжекционным питанием.
    Методы  проектирования цифровых БИС, выполняющих  сложные логические функции, зависят от типа применяемой элементарной логической схемы (ИЛИ — НЕ или И, НЕ) и состоят из трех основных этапов.
    Этап 1. Логические функции записываются и минимизируются либо в базисе ИЛИ — НЕ, если в качестве элементарной схемы И2Л-типа выбрана схема ИЛИ — НЕ, либо в базисе И, НЕ (причем в исходной функциональной схеме минимальным должно быть число логических ячеек НЕ, так как функция И реализуется без транзисторов).
    Этап 2. Разрабатывается функциональная схема на многоколлекторных транзисторах. Она определяет число транзисторов, число их коллекторов, в том числе управляющих, связи между электродами различных транзисторов, а также связи с внешними выводами. В функциональной схеме не отражаются форма и взаимное расположение транзисторов между собой и относительно инжектора.
    Этап 3. Создание структурной схемы, учитывающей форму и взаимное расположение транзисторов между собой и относительно инжектора.
    Выделение этапов 2 и 3 весьма условно, так как  для некоторых модификаций элементов И2Л-типа проектирование должно начинаться с создания структурной схемы.
           

    Рис. I. 22. Топология «исключающего ИЛИ». 

    На  рис. I. 22 показана топология «исключающего ИЛИ», отражающая не только электрические связи между транзисторами, но и взаимное расположение транзисторов, внешних выводов и конфигурацию инжектора. Размеры элементов и проводников зависят от используемой технологии. Если в качестве внешнего вывода берется общий проводник, соединяющий базу транзистора T7 и коллекторы транзисторов Т3 и Т4, то полученную схему можно использовать как полусумматор, причем выход у будет являться выходом суммы, а дополнительный вывод — выходом переноса.
    Если  при построении функциональной схемы на многоколлекторных транзисторах исходная функциональная схема выполняется на логических ячейках И, НЕ, И — НЕ, то они заменяются многоколлекторными транзисторами, число коллекторов которых равно числу нагрузок на выходе ячейки. Функция И реализуется объединением проводников, в которых формируются логические сигналы. При этом особое внимание нужно обратить на входные цепи устройства.
    Если  какой-либо вход на функциональной схеме  соединен со входами нескольких ячеек, то эти входы должны быть развязаны дополнительным многоколлекторным транзистором, подключением к его коллекторам входов указанных ячеек. Инверсия входного сигнала, вызванная дополнительным транзистором, устраняется следующим дополнительным транзистором (в некоторых случаях последний транзистор можно не использовать).
    
    Интегральные  инжекционные логические схемы являются одним из наиболее перспективных  направления развития БИС. Темпы  внедрение в производство элементов  И2Л-типа были поразительно быстрыми. Меньше чем через два года после того, как об этих схемах стало известно, был выпущен четырехразрядный микропроцессор на элементах И2Л-типа. К настоящему времени разработано большое количество нестандартых (заказных) БИС,  стандартных ЗУ с произвольной выборкой, дешифраторов ЗУ, стабилизаторов тока, аналоговых схем, линейных схем управления, компараторов, операционных усилителей, БИС микропроцессоров и т. п.
    Структуры с инжекционным питанием все время совершенствуются по следующим направлениям: применяются диоды Шотки (переходы металл — полупроводник) для реализации логических функций, а также для уменьшения логического перепада; создаются структуры с низкоомным эмиттером и ограничиваются размеры активной (инжектирующей) части эмиттерного перехода до размеров коллектора; применяются металлический коллектор, логические ячейки с управляемой инжекцией; разрабатываются линейные схемы; схемы памяти и т. п.
    Преимущество  схем И2Л-типа — в топологии их базового вентиля, в которой отсутствуют нагрузочные резисторы, имеющиеся, например, в схемах ТТЛ-типа. В схеме И2Л-типа отсутствуют изолирующие области, из-за чего резко снижаются размеры компонентов, паразитные составляющие компонентов и увеличивается быстродействие, которое, в свою очередь, может изменяться в широких пределах в зависимости от выбора тока инжектора. Произведение быстродействия на мощность у схем И2Л-типа более чем в 1000 раз меньше, чем у самых распространенных элементов ТТЛ-типа. Практически все внутрисхемные соединения, кроме шин питания, используются для создания функциональных связей, в то время как в обычных схемах значительная их часть представляет собой соединения внутри ячеек. Схемы И2Л-типа — универсальные схемы, так как позволяют реализовать на одном кристалле как цифровые, так и линейные схемы.
    
    Несмотря  на большие успехи в области разработки БИС на элементах И2Л-типа, разработчикам и технологам предстоит решить еще много сложных задач.[1]      
 
 

 

    СЧЕТЧИКИ.

    II. 1. Основные сведения о счетчиках.
    Понятие "счетчик" является очень широким. К счетчикам относят автоматы, которые под действием входных импульсов переходят из одного состояния в другое, фиксируя тем самым число поступивших на их вход импульсов в том или ином коде.
    Специфичной для счетчиков операцией является изменение их содержимого на единицу (может быть и условную). Прибавление такой единицы соответствует операции инкрементации, вычитание — операции декрементации. Обычно счетчиками выполняются также и другие операции — сброс, установка, параллельная загрузка и др.                                                                               
    Счетчик характеризуется модулем счета М (емкостью). Модуль определяет число возможных состоянии счетчика. После поступления на счетчик М входных сигналов начинается новый цикл, повторяющий предыдущий.[2]
    II. 2. Классификация счетчиков
    По  способу кодирования внутренних состояний различают двоичные счетчики, счетчики Джонсона, счетчики с кодом "1 из N" и др. По направлению счета счетчики делятся на суммирующие (прямого счета), вычитающие (обратного счета) и реверсивные (с изменением направления счета).
    По  принадлежности к тому или иному  классу автоматов говорят о синхронных или асинхронных счетчиках (более подробную классификацию по этому признаку не затрагиваем, учитывая реальный состав микросхем счетчиков). Счетчики строятся из разрядных схем, имеющих межразрядные связи. Соответственно организации этих связей различают счетчики с последовательным, параллельным и комбинированными переносами. Возможные режимы работы счетчика:
    регистрация числа поступивших на счетчик сигналов;
    деление частоты.
        
    В первом режиме результат — содержимое счетчика, во втором режиме выходными сигналами являются импульсы переполнения счетчика. Быстродействие счетчика характеризуется временем установления в нем нового состояния (первый режим), а также максимальной частотой входных сигналов fmax.
    Как и любой автомат, счетчик можно  строить на триггерах любого типа, однако удобнее всего использовать для этого триггеры типа Т (счетные) и JK, имеющие при J = К = 1 счетный режим.
    Состояние   счетчика   читается   по   выходам   разрядных   схем   как   слово Qn-1Qn-2…Q0, входные сигналы поступают на младший разряд счетчика. Двоичным счетчиком назовем счетчик, имеющий модуль М = 2n, где n — целое число, и естественную последовательность кодов состояний (его состояния отображаются последовательностью двоичных чисел, десятичными эквивалентами которых будут числа 0, 1, 2, 3,..., М-1).                                       
    II. 3. Двоичные счетчики                                                                                              
    Схему двоичного счетчика можно получить с помощью формального синтеза, однако более наглядным путем представляется эвристический. Таблица истинности двоичного счетчика — последовательность двоичных чисел от нуля до М— 1. Наблюдение за разрядами чисел, составляющих таблицу, приводит к пониманию структурной схемы двоичного счетчика. Состояния младшего разряда при его просмотре по соответствующему столбцу таблицы показывают чередование нулей и единиц вида 01010101..., что естественно, т. к. младший разряд принимает входной сигнал и переключается от каждого входного воздействия. В следующем разряде наблюдается последовательность пар нулей и единиц вида 00110011... . В третьем разряде образуется последовательность из четверок нулей и единиц 00001111... и т.д. Из этого наблюдения видно, что следующий по старшинству разряд переключается с частотой, в два раза меньшей, чем данный.
    
    Известно, что счетный триггер делит  частоту входных импульсов на два. Сопоставив этот факт с указанной выше закономерностью, видим, что счетчик может быть построен в виде цепочки последовательно включенных счетных триггеров рис. II. 3. 1 .  

    Рис. II. 3. 1. Структура последовательного счета.
    Заметим, кстати, что согласно ГОСТу входы элементов изображаются слева, а выходы справа. Соблюдение этого правила ведет к тому, что в числе, содержащемся в счетчике, младшие разряды расположены левее старших.
    Представление счетчика цепочкой Т-триггеров справедливо  как для суммирующего, так и для вычитающего вариантов, поскольку закономерность по соотношению частот переключения разрядов сохраняется как при просмотре таблицы сверху вниз (прямой счет), так и снизу вверх (обратный счет). Различия при этом состоят в направлении переключения предыдущего разряда, вызывающего переключение следующего. При прямом счете следующий разряд переключается при переходе предыдущего в направлении 1-0, а при обратном— при переключении 0-1. Следовательно, различие между вариантами заключается в разном подключении входов-триггеров к выходам предыдущих. Если схема строится на счетных триггерах с прямым динамическим управлением, то характер подключения следующих триггеров к предыдущим для получения счетчиков прямого и обратного счета будет соответствовать рис. II. 3. 2. 

    Рис. II. 3. 2. Реализация последовательного счетчика на триггерах с прямым динамическим управлением.
    
    Из  различия вариантов прямого и  обратного счета следует также  и способ построения реверсивного счетчика рис. II. 3. 3 путем переноса точки съема сигнала с триггера на противоположный выход под действием управляющего сигнала и с помощью элемента И-ИЛИ-НЕ, как показано на рисунке, либо элемента И-ИЛИ. 

    Рис. II. 3. 3. Межразрядные связи реверсивного счетчика.
    Полученные  структуры относятся к асинхронным счетчикам, т. к. в них каждый триггер переключается выходным сигналом предыдущего, и эти переключения происходят не одновременно. Переключение одного триггера за другим есть не что иное, как распространение переноса по разрядам числа при изменении содержимого счетчика. В худшем случае перенос распространяется по всей разрядной сетке от младшего разряда к старшему, т. е. Для установления нового состояния должны переключиться последовательно все триггеры. Отсюда видно, что время установления кода в асинхронном счетчике составит величину tycт ?ntтг, где tycт – время установления кода в счетчике, а tтг – время установления кода в триггере. Другим названием асинхронного счетчика является название "последовательный счетчик".
    Максимальная  частота входных импульсов в  режиме деления частоты огранивается возможностями триггера младшего разряда, т. к. все последующие разряды переключаются с более низкими частотами.
    Особенностью  последовательных счетчиков  является возникновение  в переходных процессах ложных состояний из-за задержек переключения триггеров.
      

    Рис. II. 3. 4. Временные диаграммы работы последовательного двоичного счета.
    На  рис. II. 3. 4 показана временная диаграмма работы двухразрядного суммирующего счетчика на триггерах с прямым динамическим управлением, построенная с учетом задержек переключения триггеров tтг. Читая состояние счетчика Q по потенциалам на выходах триггеров Qo и Q1, видим, что после состояний 1 и 3 появляются ложные состояния 0 и 2 (показаны штриховкой). Опасность воздействия коротких ложных импульсов на ЦУ заставляет прибегать при необходимости к стробированию выхода счетчика.   
    Максимальным  быстродействием обладают синхронные счетчики с параллельным переносом, структуру которых найдем эвристически, рассмотрев процессы прибавления единицы к двоичным числам и вычитания её из них, например: 

         
    Результат всегда отличается от исходного числа  только в нескольких младших разрядах, значения которых инвертируются. Для суммирующего счетчика требуется инверсия разрядов до первого разряда, равного логическому нулю, включая и его, а для вычитающего аналогично до разряда, равного логической единице. Таким образом, в суммирующем счетчике должны переключиться разряды, для которых все младшие единичны, для вычитающего — те, для которых все младшие находятся в нуле. Эти задачи и должны решать счетчики. Время установления таких счетчиков не зависит от разрядности n и равно tycт = tk + tтг, где tk — задержка коньюнктора. Структура суммирующего синхронного счетчика с параллельным переносом, реализованного на триггерах с управлением фронтом, показана на рис. II. 3. 5.
и т.д.................


Перейти к полному тексту работы


Скачать работу с онлайн повышением уникальности до 90% по antiplagiat.ru, etxt.ru или advego.ru


Смотреть полный текст работы бесплатно


Смотреть похожие работы


* Примечание. Уникальность работы указана на дату публикации, текущее значение может отличаться от указанного.